Theo thông tin rò rỉ từ một thành viên trên Twitter là Underfox3 thì AMD đã nộp một bằng sáng chế liên quan đến việc tăng tốc truyền tải giữa các nhân hiệu năng cao với nhân hiệu năng thấp trong một kiến trúc lai giống như big.LITTLE.

Bằng sáng chế này đã chỉ ra cách triển khai tập lệnh mới đối với các tác vụ tiêu thụ ít điện năng. Bằng sáng chế của AMD đã miêu tả một cách dùng để cho phép 1 tập lệnh được thực thi trên các nhân xử lý lớn, tối ưu cho các tác vụ đòi hỏi hiệu năng cao; trong khi đó sẽ có 1 tập lệnh được chạy trên các nhân nhỏ hơn, đơn giản hơn với mục đích là để tiết kiệm điện. Nó còn chỉ ra cách làm sao để các nhân sử dụng vị trí bộ nhớ được chia sẻ (shared memory location) nhằm tăng tốc độ truyền tải giữa 2 loại nhân với nhau, tùy theo một vài biến số nhất định. Các nhân lớn sẽ xử lý các tác vụ đòi hỏi hiệu năng cao, còn các nhân nhỏ thì sẽ thực thi các tác vụ nhẹ hơn. Khi không cần đến nhân nào thì nhân đó có thể được tắt đi, giúp tiết kiệm điện.

Intel đã đi trước trong cuộc đua này với chip Lakefield, nhưng để khai thác tối đa tiềm năng của nó thì cần có sự hỗ trợ từ hệ điều hành và phần mềm, cụ thể thì nó phải biết chính xác nhân nào là nhân nào để phân bố các tác vụ cho hợp lý. Phương pháp được miêu tả trong bằng sáng chế của AMD có vẻ như sẽ cho phép vi xử lý tự thân nó sắp xếp các tác vụ dựa theo các tập lệnh được các nhân bên trong hỗ trợ. Ngoài ra thì các luồng dữ liệu cũng có thể được chuyển qua lại giữa các nhân tùy theo mức độ. Chẳng hạn, nếu nhân hiệu năng cao không được tận dụng hết thì vi xử lý sẽ chuyển tác vụ đó sang nhân nhỏ hơn (miễn là nó hỗ trợ các tập lệnh), và ngược lại.

Như những bằng sáng chế khác, điều này không có nghĩa là AMD sẽ tung sản phẩm với kiến trúc lai ra ngoài thị trường. Bên cạnh đó, Underfox3 còn cho biết bằng sáng chế này vẫn còn đang trong giai đoạn điều chỉnh nên có thể sẽ còn bị thay đổi nữa. Tuy nhiên, nó cho thấy đội đỏ đang khá bận bịu với việc nghiên cứu các kiến trúc lai.

Nguồn: tom’s HARDWARE